11月11日消息,核心L緩AMD下一代Zen 6處理器架構的數量更多細節近期浮出水面,據@InstLatX64從AMD更新后核心代碼中推斷,不變Zen 6的核心L緩ID編號為B80F00,并確認該架構將采用臺積電2nm制程技術(低功耗版本除外)。數量
其還根據代號整理出一系列產品,不變發現Zen6將有三種版本:Classic Zen 6、核心L緩Dense Zen 6c、數量LPE Zen 6。不變
先前有猜測認為AMD可能會利用新制程提升處理器核心數量,核心L緩但最新的數量消息指出,AMD在CCX小芯片封裝方案中,不變選擇維持單個CCX的核心L緩核心數量不變,轉而將重點放在L3緩存容量的數量提升上。
其中Classic Zen 6也就是不變標準版的Zen 6架構,會用在代號為Venice、Medusa Point、Medusa Halo、Gator Range和Olympic Range 處理器上。
其中Olympic Range采用AM5接口,代表是桌面Ryzen處理器,Venice為服務器EPYC處理器,剩余的則是移動版處理器。
在Zen 6架構中,CCX規格將維持12核心,但L3緩存的容量將從Zen 5架構的32MB提升到48MB,增幅高達50%。
這意味著下代桌面處理器如果繼續沿用2顆CCX的設計,其最大核心數量將保持24核不變,但總L3緩存將從目前的64MB提升至96MB。
對于X3D版本,即使只額外堆疊64MB緩存,總容量也將從現在的128MB達到160MB。
與Classic Zen 6不同,Dense Zen 6c則展現了極高密度的設計,Zen 6c單CCX的核心數將暴增至32顆,L3緩存更是高達128MB,但規劃上只會用在代號Venice的EPYC服務器上。
傳聞其中一款Zen 6c EPYC處理器將由8組CCX組成,有望實現256核心和1024MB(1GB)的L3緩存,而目前最高端的EPYC 9965也僅有192核、384MB L3緩存。
低功耗版本LPE Zen 6信息還不完整,推測是低功耗版本,預計將采用臺積電3nm制程,目標是入門級移動或嵌入式裝置,單CCX最多只有4顆核心。







